Scan test in 18x8 bits Booth Coding-Wallace Tree multiplier
Wang DH; Ruan J; Li YG; Hou CH; Wang DH Chinese Acad Sci Inst Semicond POB 912 Beijing 100083 Peoples R China.
2001
会议名称4th International Conference on ASIC
会议录名称2001 4TH INTERNATIONAL CONFERENCE ON ASIC PROCEEDINGS
页码624-627
会议日期OCT 23-25, 2001
会议地点SHANGHAI, PEOPLES R CHINA
出版地345 E 47TH ST, NEW YORK, NY 10017 USA
出版者IEEE
ISBN0-7803-6677-8
部门归属chinese acad sci, inst semicond, beijing 100083, peoples r china
摘要Scan test can be inserted around hard IP cores that have not been designed with DFT approaches. An 18x18 bits Booth Coding-Wallace Tree multiplier has been designed with full custom approach with 0.61 m CMOS technology. When we reuse the multiplier in another chip, scan chain has been inserted around it to increase the fault coverage. After scan insertion, the multiplier needs 4.7% more areas and 24.4% more delay time, while the fault coverage reaches to 95%.
学科领域微电子学
主办者Chinese Inst Electr.; IEEE Beijing Sect.; Natl Nat Sci Fdn China.; Shanghai Municipal Sci & Technol Commiss.
收录类别CPCI-S
语种英语
文献类型会议论文
条目标识符http://ir.semi.ac.cn/handle/172111/13687
专题中国科学院半导体研究所(2009年前)
通讯作者Wang DH Chinese Acad Sci Inst Semicond POB 912 Beijing 100083 Peoples R China.
推荐引用方式
GB/T 7714
Wang DH,Ruan J,Li YG,et al. Scan test in 18x8 bits Booth Coding-Wallace Tree multiplier[C]. 345 E 47TH ST, NEW YORK, NY 10017 USA:IEEE,2001:624-627.
条目包含的文件
文件名称/大小 文献类型 版本类型 开放类型 使用许可
2855.pdf(282KB) 限制开放--请求全文
个性服务
推荐该条目
保存到收藏夹
查看访问统计
导出为Endnote文件
谷歌学术
谷歌学术中相似的文章
[Wang DH]的文章
[Ruan J]的文章
[Li YG]的文章
百度学术
百度学术中相似的文章
[Wang DH]的文章
[Ruan J]的文章
[Li YG]的文章
必应学术
必应学术中相似的文章
[Wang DH]的文章
[Ruan J]的文章
[Li YG]的文章
相关权益政策
暂无数据
收藏/分享
所有评论 (0)
暂无评论
 

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。