SEMI OpenIR  > 高速电路与神经网络实验室
基于FPGA的可配置浮点向量范数 求解IP核
乔瑞秀; 鲁华祥; 陈刚
专利权人中国科学院
公开日期2016-01-27
授权国家中国
专利类型发明
学科领域数字集成电路设计
申请日期2015-11-26
专利号105278914A
语种中文
申请号CN201510835635.8
文献类型专利
条目标识符http://ir.semi.ac.cn/handle/172111/27652
专题高速电路与神经网络实验室
推荐引用方式
GB/T 7714
乔瑞秀,鲁华祥,陈刚. 基于FPGA的可配置浮点向量范数 求解IP核. 105278914A.
条目包含的文件
文件名称/大小 文献类型 版本类型 开放类型 使用许可
CN201510835635-基于FPG(844KB) 限制开放使用许可请求全文
个性服务
推荐该条目
保存到收藏夹
查看访问统计
导出为Endnote文件
谷歌学术
谷歌学术中相似的文章
[乔瑞秀]的文章
[鲁华祥]的文章
[陈刚]的文章
百度学术
百度学术中相似的文章
[乔瑞秀]的文章
[鲁华祥]的文章
[陈刚]的文章
必应学术
必应学术中相似的文章
[乔瑞秀]的文章
[鲁华祥]的文章
[陈刚]的文章
相关权益政策
暂无数据
收藏/分享
所有评论 (0)
暂无评论
 

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。