SEMI OpenIR  > 中国科学院半导体研究所(2009年前)
平台式FPGA中可重构存储器模块的设计
段会福; 于芳; 陈陵都; 刘忠立
2008
Source Publication微计算机信息. 嵌入式与SOC
Volume24Issue:2Pages:191-193
Abstract可重构静态存储器(SRAM)模块是场可编程门阵列(FPGA)的重要组成部分,它必须尽量满足用户不同的需要,所以要有良好的可重构性能.本文设计了一款深亚微米工艺下的16-kb的高速,低功耗双端口可重构SRAM.它可以重构成16Kx1,8Kx2,4Kx4,2Kx8,1Kx16和512x32六种不同的工作模式.基于不同的配置选择,此SRAM可以配置为双端口SRAM,单端口SRAM,ROM,FIFO,大的查找表或移位寄存器,本文完整介绍了该SRAM的设计方法,重点介绍了一种新颖的存储单元电路结构:三端口存储单元,以及用于实现可重构功能的电路的设计方法.
metadata_83中国科学院半导体研究所
Subject Area微电子学
Indexed ByCSCD
Language中文
CSCD IDCSCD:3298819
Date Available2010-11-23
Citation statistics
Document Type期刊论文
Identifierhttp://ir.semi.ac.cn/handle/172111/16061
Collection中国科学院半导体研究所(2009年前)
Recommended Citation
GB/T 7714
段会福,于芳,陈陵都,等. 平台式FPGA中可重构存储器模块的设计[J]. 微计算机信息. 嵌入式与SOC,2008,24(2):191-193.
APA 段会福,于芳,陈陵都,&刘忠立.(2008).平台式FPGA中可重构存储器模块的设计.微计算机信息. 嵌入式与SOC,24(2),191-193.
MLA 段会福,et al."平台式FPGA中可重构存储器模块的设计".微计算机信息. 嵌入式与SOC 24.2(2008):191-193.
Files in This Item:
File Name/Size DocType Version Access License
3889.pdf(261KB) 限制开放--Application Full Text
Related Services
Recommend this item
Bookmark
Usage statistics
Export to Endnote
Google Scholar
Similar articles in Google Scholar
[段会福]'s Articles
[于芳]'s Articles
[陈陵都]'s Articles
Baidu academic
Similar articles in Baidu academic
[段会福]'s Articles
[于芳]'s Articles
[陈陵都]'s Articles
Bing Scholar
Similar articles in Bing Scholar
[段会福]'s Articles
[于芳]'s Articles
[陈陵都]'s Articles
Terms of Use
No data!
Social Bookmark/Share
All comments (0)
No comment.
 

Items in the repository are protected by copyright, with all rights reserved, unless otherwise indicated.